order_bg

Termékek

DS90UB914ATRHSRQ1 Eredeti vadonatúj QFN DS90UB914ATRHSRQ1 az értékesítővel Érvényesítse újra az ajánlatkéréseket

Rövid leírás:

A DS90UB914A-Q1 készülék FPD-Link III interfészt kínál nagy sebességű előremenő csatornával és kétirányú vezérlőcsatornával az adatátvitelhez egyetlen koaxiális kábelen vagy differenciálpáron keresztül.A DS90UB914A-Q1 eszköz differenciális jelzést tartalmaz mind a nagy sebességű előremenő csatornán, mind a kétirányú vezérlőcsatorna adatútjain.A deszerializáló az ECU-ban (elektronikus vezérlőegységben) lévő képalkotó és videoprocesszor közötti kapcsolatokra szolgál.Ez az eszköz ideálisan alkalmas akár 12 bites pixelmélységet, valamint két szinkronizációs jelet és kétirányú vezérlőcsatorna buszt igénylő videoadatok továbbítására.


Termék leírás

Termékcímkék

Termékjellemzők

TÍPUS LEÍRÁS KIVÁLASZTÁS
Kategória Integrált áramkörök (IC)

Felület

Sorozatosítók, Deszerializálók

 

 

 

Mfr Texas Instruments  
Sorozat Autóipar, AEC-Q100  
Csomag Szalag és orsó (TR)

Vágott szalag (CT)

Digi-Reel®

 

 

 

Termék állapota Aktív  
Funkció Deserializer  
Adatsebesség 1,4 Gbps  
Bemeneti típus FPD-Link III, LVDS  
Kimenet típusa LVCMOS  
Bemenetek száma 1  
Kimenetek száma 12  
Feszültség - Tápellátás 1,71 V ~ 3,6 V  
Üzemi hőmérséklet -40°C ~ 105°C (TA)  
Szerelés típusa Felületi rögzítés  
Csomag/tok 48-WFQFN szabadon álló betét  
Szállítói eszközcsomag 48-WQFN (7x7)  
Alap termékszám DS90UB914  
SPQ 1000 DB  

 

A Serializer/Deserializer (SerDes) egy pár funkcionális blokk, amelyet általában nagy sebességű kommunikációban használnak a korlátozott bemenet/kimenet kompenzálására.Ezek a blokkok az adatokat soros adatok és párhuzamos interfészek között alakítják át minden irányban.A „SerDes” kifejezés általánosságban a különféle technológiákban és alkalmazásokban használt interfészekre utal.A SerDes elsődleges célja az adatátvitel egyetlen vonalon vagy adifferenciálpáraz I/O érintkezők és összeköttetések számának minimalizálása érdekében.

 

Az alapvető SerDes funkció két funkcionális blokkból áll: a párhuzamos bemeneti soros kimenet (PISO) blokkból (más néven párhuzamos-soros konverter) és a soros bemeneti párhuzamos kimenetből (SIPO) (más néven soros-párhuzamos konverter).4 különböző SerDes architektúra létezik: (1) Párhuzamos órajelű SerDes, (2) Beágyazott órajelű SerDes, (3) 8b/10b SerDes, (4) Bit interleaved SerDes.

A PISO (Parallel Input, Serial Output) blokk jellemzően párhuzamos órabemenettel, adatbeviteli vonalak halmazával és bemeneti adatreteszeléssel rendelkezik.Használhat belső vagy külsőfáziszárt hurok (PLL)hogy a bejövő párhuzamos órajelet felszorozzuk a soros frekvenciára.A PISO legegyszerűbb formája egyetlenműszakregiszteramely párhuzamos órajelenként egyszer fogadja a párhuzamos adatokat, és a magasabb soros órajelen tolja el.A megvalósítások felhasználhatják aduplán puffereltregisztráljon, hogy elkerüljemetastabilitásaz óratartományok közötti adatátvitel során.

A SIPO (Serial Input, Parallel Output) blokk jellemzően vételi órakimenettel, adatkimeneti vonalak halmazával és kimeneti adatreteszeléssel rendelkezik.Lehetséges, hogy a vételi órát a soros visszaállította az adatokbólóra helyreállításatechnika.Azonban azok a SerDek, amelyek nem küldenek órát, referencia órát használnak a PLL-nek a megfelelő Tx frekvenciára történő rögzítésére, elkerülve az alacsony értéket.harmonikus frekvenciákjelen van aadatfolyam.A SIPO blokk ezután felosztja a bejövő órát a párhuzamos sebességre.Az implementációkban jellemzően két regiszter van dupla pufferként összekapcsolva.Az egyik regiszter a soros adatfolyam ütemezésére szolgál, a másik pedig a lassabb, párhuzamos oldal adatainak tárolására szolgál.

A SerDek bizonyos típusai tartalmaznak kódoló/dekódoló blokkokat.Ennek a kódolásnak/dekódolásnak általában az a célja, hogy legalább statisztikai korlátokat szabjon a jelátmenetek sebességére, hogy megkönnyítse a jelátmeneteket.óra helyreállításaa vevőben, biztosítanikeretezés, és biztosítaniDC egyensúly.

A DS90UB914A-Q1 jellemzői

  • Autóipari alkalmazásokhoz alkalmas: AEC-Q10025-100 MHz bemeneti pixel óra támogatás
    • Készülék hőmérsékleti fokozata 2: –40 ℃ és +105 ℃ környezeti üzemi hőmérséklet tartomány
    • Készülék HBM ESD besorolási szint ±8kV
    • Eszköz CDM ESD besorolási szint C6
  • Programozható adatterhelés: Folyamatos alacsony késleltetésű kétirányú vezérlő interfész csatorna I2C támogatással 400 kHz-en
    • 10 bites hasznos terhelés 100 MHz-ig
    • 12 bites hasznos terhelés 75 MHz-ig
  • 2:1 multiplexer két bemeneti kép közül választhat
  • Több mint 15 m-es koaxiális vagy 20 m-es árnyékolt, csavart érpárú kábelek fogadására alkalmas
  • Robusztus Power-Over-Over-Coaxial (PoC) működés
  • A vételi hangszínszabályzó automatikusan alkalmazkodik a kábelveszteség változásaihoz
  • LOCK kimenet jelentési tű és @SPEED BIST diagnosztikai funkció a kapcsolat integritásának ellenőrzéséhez
  • Egyetlen tápegység 1,8 V-on
  • ISO 10605 és IEC 61000-4-2 ESD-kompatibilis
  • EMI/EMC csökkentés programozható szórt spektrummal (SSCG) és lépcsőzetes vevőkimenetekkel

A DS90UB914A-Q1 leírása

A DS90UB914A-Q1 készülék FPD-Link III interfészt kínál nagy sebességű előremenő csatornával és kétirányú vezérlőcsatornával az adatátvitelhez egyetlen koaxiális kábelen vagy differenciálpáron keresztül.A DS90UB914A-Q1 eszköz differenciális jelzést tartalmaz mind a nagy sebességű előremenő csatornán, mind a kétirányú vezérlőcsatorna adatútjain.A deszerializáló az ECU-ban (elektronikus vezérlőegységben) lévő képalkotó és videoprocesszor közötti kapcsolatokra szolgál.Ez az eszköz ideálisan alkalmas akár 12 bites pixelmélységet, valamint két szinkronizációs jelet és kétirányú vezérlőcsatorna buszt igénylő videoadatok továbbítására.

A deszerializáló egy multiplexerrel rendelkezik, amely lehetővé teszi a választást két bemeneti képalkotó között, amelyek közül az egyik aktív.Az elsődleges videoátvitel a 10 bites vagy 12 bites adatokat egyetlen nagy sebességű soros adatfolyammá alakítja, egy különálló, alacsony késleltetésű kétirányú vezérlőcsatorna-átvitellel együtt, amely egy I2C portról fogadja a vezérlési információkat, és független a videó kikapcsolási időszakától.

A TI beágyazott óratechnológiája lehetővé teszi az átlátszó full-duplex kommunikációt egyetlen differenciálpáron keresztül, amely aszimmetrikus-kétirányú vezérlőcsatorna-információkat hordoz.Ez az egyetlen soros adatfolyam leegyszerűsíti a széles adatbusz átvitelét a PCB nyomvonalakon és a kábelen keresztül azáltal, hogy kiküszöböli a párhuzamos adatok és az órautak közötti torzulási problémákat.Ez jelentősen megtakarítja a rendszer költségeit az adatútvonalak szűkítésével, ami viszont csökkenti a NYÁK-rétegeket, a kábelszélességet, valamint a csatlakozó méretét és a tűket.Ezenkívül a Deserializer bemenetek adaptív kiegyenlítést biztosítanak, hogy kompenzálják a médiából származó veszteséget hosszabb távolságokon.A belső DC-kiegyensúlyozott kódolás/dekódolás az AC-csatolt összeköttetések támogatására szolgál.


  • Előző:
  • Következő:

  • Írja ide üzenetét és küldje el nekünk