Új eredeti XC18V04VQG44C Spot Stock FPGA terepi programozható kaputömb logikai IC chip integrált áramkörök
Termékjellemzők
TÍPUS | LEÍRÁS |
Kategória | Integrált áramkörök (IC) |
Mfr | AMD Xilinx |
Sorozat | - |
Csomag | Tálca |
Termék állapota | Elavult |
Programozható típus | Programozható rendszerben |
Memória méret | 4Mb |
Feszültség – Tápellátás | 3V ~ 3,6V |
Üzemi hőmérséklet | 0°C ~ 70°C |
Szerelés típusa | Felületi rögzítés |
Csomag/tok | 44-TQFP |
Szállítói eszközcsomag | 44-VQFP (10×10) |
Alap termékszám | XC18V04 |
Dokumentumok és média
ERŐFORRÁS TÍPUS | LINK |
Adatlapokat | XC18V00 sorozat |
Környezetvédelmi információk | Xilinx RoHS Cert |
PCN elavulás/ EOL | Több eszköz 2015.01.01 |
PCN alkatrész állapotának változása | Alkatrészek újraaktiválva 2016. április 25 |
HTML adatlap | XC18V00 sorozat |
Környezetvédelmi és export osztályozások
TULAJDONSÁG | LEÍRÁS |
RoHS állapot | ROHS3 kompatibilis |
Nedvességérzékenységi szint (MSL) | 3 (168 óra) |
REACH állapot | REACH Nem érinti |
ECCN | 3A991B1B1 |
HTSUS | 8542.32.0071 |
További források
TULAJDONSÁG | LEÍRÁS |
Standard csomag | 160 |
Xilinx memória – Konfigurációs promóciók FPGA-khoz
A Xilinx bemutatja az XC18V00 sorozatú rendszerben programozható konfigurációs PROM-okat (1. ábra).A 3,3 V-os családba tartozó eszközök közé tartozik egy 4 megabites, egy 2 megabites, egy 1 megabites és egy 512 kilobites PROM, amelyek könnyen használható, költséghatékony módszert kínálnak a Xilinx FPGA konfigurációs bitfolyamok újraprogramozására és tárolására.
Amikor az FPGA Master Serial módban van, létrehoz egy konfigurációs órát, amely meghajtja a PROM-ot.A CE és az OE engedélyezése után rövid hozzáférési idővel az FPGA DIN érintkezőhöz csatlakoztatott PROM DATA (D0) érintkezőn érhetők el adatok.Az új adatok rövid hozzáférési idővel állnak rendelkezésre minden egyes növekvő óraél után.Az FPGA megfelelő számú órajel impulzust állít elő a konfiguráció befejezéséhez.Amikor az FPGA Slave Serial módban van, a PROM és az FPGA órajele egy külső órajellel történik.
Amikor az FPGA Master Select MAP módban van, az FPGA létrehoz egy konfigurációs órát, amely meghajtja a PROM-ot.Amikor az FPGA Slave Parallel vagy Slave Select MAP módban van, egy külső oszcillátor generálja a PROM-ot és az FPGA-t meghajtó konfigurációs órát.A CE és az OE engedélyezése után az adatok elérhetők a PROM DATA (D0-D7) érintkezőin.Az új adatok rövid hozzáférési idővel állnak rendelkezésre minden egyes növekvő óraél után.Az adatok az FPGA-ba kerülnek a CCLK következő felfutó élén.Egy szabadon futó oszcillátor használható Slave Parallel vagy Slave Select MAP módban.
Több eszköz is kaszkádba kapcsolható a CEO kimenet használatával a következő eszköz CE bemenetének meghajtására.Ebben a láncban az összes PROM órabemenetei és DATA kimenetei össze vannak kötve.Minden eszköz kompatibilis, és a család többi tagjával vagy az XC17V00 egyszer programozható soros PROM családdal lépcsőzhető.